|
Papers with
full-paper review
全文査読付
学術論文・
プロシーディングズ
論文 |
To find more, visit RESEARCH GATE.
- Kentaro Sano, Hiroyuki Kitajima, Hiroaki Kobayashi, and Tadao Nakamura, “Parallel Processing of the Shear-Warp Factorization with the Binary-Swap Method on a Distributed-Memory Multiprocessor System,” Proceedings of the IEEE 1997 Parallel Rendering Symposium(PRS1997), pp.87–94, October, 1997.
- Kentaro Sano, Hiroyuki Kitajima, Hiroaki Kobayashi, and Tadao Nakamura,”Data-Parallel Volume Rendering with Adaptive Volume Subdivision,” IEICE Transactions on Information and Systems, Vol.E83-D, No.1, pp.80–89, 2000.
- Kentaro Sano, Hiroaki Kobayashi, and Tadao Nakamura, “A Pre-attributed Resampling Algorithm for Controlled-Precision Volume Ray-Casting,” IPSJ Transactions on High Performance Computing Systems, Vol.41, No.SIG5(HPS1), pp.113–124, 2000.
- Hiroaki Kobayashi, Kenichi Suzuki, Kentaro Sano, Yoshiyuki Kaeriyama, Yasumasa Saida, Nobuyuki Oba, and Tadao Nakamura, “3DCGiRAM: An Intelligent Memory Architecture for Photo-Realistic Image Synthesis,” Proceedings of 2001 IEEE International Conference on Computer Design: VLSI in Computers and Processors, pp.462–467, September, 2001.
- Clecio D. Lima, Kentaro Sano, Hiroaki Kobayashi, Tadao Nakamura, and Michael J. Flynn, “A Technology-Scalable Multithreaded Architecture,” Proceedings of the 13th Symposium on Computer Architecture and High Performance Computing (SBAC-PAD2001), pp.82-89, September, 2001.
- Hiroaki Kobayashi, Kenichi Suzuki, Kentaro Sano, and Nobuyuki Oba, “Interactive Ray-Tracing on the 3DCGiRAM Architecture,” Proceedings of the 35th Annual IEEE/ACM International Symposium on Microarchitecture (MICRO-35), November, 2002.
- Jubei Tada, Hugo Kenji Pereira Harada, Kentaro Sano, Hiroaki Kobayashi, and Tadao Nakamura, “An interleaved Multiple-Hit Cache for Simultaneous Multithreaded VLIW Processors,” Proceedings of the 3rd International Conference on Parallel and Distributed Computing, Applications and Technologies(PDCAT2002), pp.25–32, September, 2002.
- Kentaro Sano, Hiroyuki Takizawa, Taira Nakajima, Hiroaki Kobayashi and Tadao Nakamura, “Practical Volume Compression based on Vector Quantization using the Law-of-the-Jungle Algorithm,” Proceedings of the 2nd IASTED International Conference on Visualization, Imaging and Image Processing(VIIP2002), pp.519–526, September, 2002.
- Clecio Donizete Lima, Kentaro Sano, and Tadao Nakamura, “Hardware Support for the Concurrent Execution of Loops Containing Loop-Carried Data Dependences,” Proceedings of the 14th IASTED International Conference on Parallel and Distributed Computing and Systems(PDCS2002), pp.582–587, November, 2002.
- Kentaro Sano, Shintaro Momose, Hiroyuki Takizawa, Taira Nakajima, Clecio Donizete Lima, Hiroaki Kobayashi, and Tadao Nakamura, “Parallel Algorithm for the Law-of-the-Jungle Learning to the Fast Design of Optimal Codebooks,” Proceedings of the 14th IASTED International Conference on Parallel and Distributed Computing and Systems(PDCS2002), pp.723–728, November, 2002.
- Clecio Donizete Lima, Kentaro Sano, Hiroyuki Kitajima and Tadao Nakamura, “Evaluating Performance of Microprocessors in Future Generations of CMOS Technology,” Proceedings of the 1st International Conference on Information Technology and Applications(ICITA2002), CDROM proceedings (paper#265-16), November, 2002.
- 鈴木 健一, 斎田 泰昌, 佐野 健太郎, 大庭 信之, 小林 広明, 中村 維男, “3DCGiRAMアーキテクチャによる実時間レイトレーシングシステム,” 電子情報通信学会誌D-II, Vol.J85-D-II, No.8, pp.1365–1367, Aug. 2002. (in Japanese)
- 三浦 健, 滝沢 寛之, 佐野 健太郎, 中島 平, 小林 広明, 中村 維男, “視覚的画質劣化を抑制するベクトル量子化手法,” 情報科学技術フォーラム(FIT) Information Technology Letters, pp.185–186, September, 2002. (in Japanese)
- Hiroyuki Takizawa, Taira Nakajima, Kentaro Sano, Hiroaki Kobayashi, and Tadao Nakamura, “Vector Quantization Codebook Design Using the Law-of-the-Jungle Algorithm,” IEICE Transactions on Information and Systems, Vol.E86-D, No.6, pp.1068–1077, 2003.
- Hiroyuki Takizawa, Taira Nakajima, Kentaro Sano, Hiroaki Kobayashi and Tadao Nakamura, “A Comparison Study Of Vector Quantization Codebook Design Algorithms Based On The Equidistortion Principle,” Proceedings of the 21st IASTED International Conference on Artificial Intelligence and Applications(AI2003), pp.255–261, February, 2003.
- Jubei Tada, Hugo Kenji Pereira Harada, Kentaro Sano, Hiroaki Kobayashi, and Tadao Nakamura, “An Instruction Cache Mechanism for Simultaneous Multithreaded VLIW Processors,” Asian Information-Science-Life, Vol.2, No.1, pp.45–55, January, 2003.
- Clecio Donizete Lima, Progyna Khondkar, Kentaro Sano, and Tadao Nakamura, “A Distributed Register File Architecture for Executing Scientific Applications,” Journal of Information, Vol.7,No.2,pp.241–252, March, 2004.
- Kentaro Sano, Yusuke Kobayashi, and Tadao Nakamura, “Differential Coding Scheme for Efficient Parallel Image Composition on a PC Cluster System,” Elsevier Journal of PARALLEL COMPUTING, Vol.30,No.2,pp.285–299, February, 2004.
- Shintaro Momose, Kentaro Sano and Tadao Nakamura, “Fast Codebook Design for Vector Quantization on Partitioned Space,” Proceedings of the 2nd International Conference on Information Technology and Applications(ICITA2004), CDROM, January, 2004.
- Kentaro Sano, Chiaki Takagi, Ryusuke Egawa, Kenichi Suzuki and Tadao Nakamura, “A Systolic Memory Architecture for Fast Codebook Design based on MMPDCL Algorithm,” Proceedings of the International Conference on Information Technology Coding and Computing(ITCC2004), pp.572–578, April, 2004.
- Kentaro Sano, Shintaro Momose, Hiroyuki Takizawa, Hiroaki Kobayashi and Tadao Nakamura, “Efficient Parallel Processing of Competitive Learning Algorithms,” Elsevier Journal of PARALLEL COMPUTING, Vol.30, No.12, pp.1361–1383, December, 2004.
- Shintaro Momose, Kentaro Sano, Kenichi Suzuki and Tadao Nakamura, “Parallel Competitive Learning Algorithm for Fast Codebook Design on Partitioned Space,” Proceedings of the IEEE International Conference on Cluster Computing (CLUSTER), pp.449–457, September, 2004.
- Takeshi Miura, Kentaro Sano, Kenichi Suzuki and Tadao Nakamura, “A Competitive Learning Algorithm with Controlling Maximum Distortion,” Proceedings of the 2nd International Conference on Soft Computing and Intelligent Systems(SCIS2004), CDROM(#TUE-2-5), September, 2004.
- Kentaro Sano, Chiaki Takagi, Kenichi Suzuki and Tadao Nakamura, “High-Speed Codebook Design by the Multipath Competitive Learning on a Systolic Memory Architecture,” Proceedings of the International Conference on Signal Processing, Computational Geometry & Artificial Vision(ISCGAV2004), CDROM proceedings(paper#473-303), December, 2004.
(併せて)
Kentaro Sano, Chiaki Takagi, Kenichi Suzuki and Tadao Nakamura, “High-Speed Codebook Design by the Multipath Competitive Learning on a Systolic Memory Architecture,” WSEAS Transactions on Circuits and Systems, Vol.10, No.3, pp.2187–2193, December, 2004.
- Takeshi Miura, Kentaro Sano, Ken-ichi Suzuki and Tadao Nakamura, “A Competitive Learning Algorithm with Controlling Maximum Distortion,” Journal of Advanced Computational Intelligence and Intelligent Informatics, Vol.9, No.2, pp.166–174, March, 2005.
- 百瀬 真太郎, 佐野 健太郎, 鈴木 健一, 中村 維男, “空間分割法に基づく高速コードブック生成アルゴリズムの提案と評価,” 電子情報通信学会誌, Vol.J88-D-II, No.2, pp.436–440, 2005. (in Japanese)
- Kentaro Sano, Chiaki Takagi and Tadao Nakamura, “Systolic Computational Memory Approach to High-Speed Codebook Design,” Proceedings of the 5th IEEE International Symposium on Signal Processing and Information Technology (ISSPIT2005), pp.334–339, December, 2005.
- Kentaro Sano, Takanori Iizuka and Satoru Yamamoto, “Systolic Computational-Memory Architecture for an FPGA-based Flow Solver,” Proceedings of the 49th IEEE International Midwest Symposium on Circuits and Systems (MWSCAS2006), CDROM(paper#3213, 5 pages), August, 2006.
- Kentaro Sano, Takanori Iizuka and Satoru Yamamoto, “Systolic Architecture for Computational Fluid Dynamics on FPGAs,” Proceedings of the 15th Annual IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM2007), 107–116, April, 2007.
- Kentaro Sano, Oliver Pell, Wayne Luk and Satoru Yamamoto, “FPGA-based Streaming Computation for Lattice Boltzmann Method,” Proceedings of the International Conference on Field-Programmable Technology (ICFPT2007), pp.233-236, December, 2007.
- 王 陸洲, 佐野 健太郎, 初田 義明, 山本 悟, “複数FPGAによるアレイ型差分法専用計算機のためのFPGA間通信帯域評価,” 第7回情報科学技術フォーラム(FIT) 論文集, Vol.1, No.RC-003, pp.25–28, September, 2008. (in Japanese)
- Kentaro Sano, WANG Luzhou, Yoshiaki Hatsuda and Satoru Yamamoto, “Scalable FPGA-Array for High-Performance and Power-Efficient Computation Based on Difference Schemes,” Proceedings of the International Workshop on High-Performance Reconfigurable Computing Technology and Applications(HPRCTA’08), digital library (DOI: 10.1109/HPRCTA.2008.4745679, 9 pages), November, 2008.
- Kentaro Sano, Takeshi Nishikawa, Takayuki Aoki and Satoru Yamamoto, “Evaluating Power and Energy Consumption of FPGA-based Custom Computing Machines for Scientific Floating-Point Computation,” Proceedings of the International Conference on Field-Programmable Technology (ICFPT2008), Paper No.97, CDROM (4pages), December, 2008.
- Kentaro Sano, Yoshiaki Hatsuda, Wang Luzhou and Satoru Yamamoto, “Performance Evaluation of Finite-Difference Time-Domain (FDTD) Computation Accelerated by FPGA-based Custom Computing Machine,” Interdisciplinary Information Sciences, Vol.15, No.1, pp.67–78, March, 2009.
- 笹尾 泰洋, 佐野 健太郎, 古澤 卓, 山本 悟, “精度保証付き参照テーブルによる超臨界流体計算の高速化,” ハイパフォーマンスコンピューティングと計算科学シンポジウム(HPCS2009)論文集, pp.17-23, January, 2009.
- 王 陸洲, 佐野 健太郎, 初田 義明, 飯塚 尊則, 山本 悟, “差分法専用計算機におけるFPGA間時分割通信機構の遅延評価,” 第8回情報科学技術フォーラム(FIT) 論文集, Vol.1, No.RC-011, pp.189–196, September, 2009. (in Japanese)
- Kentaro Sano,Wang Luzhou, Yoshiaki Hatsuda, Takanori Iizuka and Satoru Yamamoto, “FPGA-Array with Bandwidth-Reduction Mechanism for Scalable and Power-Efficient Numerical Simulations based on Finite Difference Methods,” ACM Transactions on Reconfigurable Technology and Systems (TRETS), Vol.3, No.4, Article No.21, DOI:10.1145/1862648.1862651 (35 pages), 2010.
- Kentaro Sano, Kazuya Katahira and Satoru Yamamoto, “Segment-Parallel Predictor for FPGA-based Hardware Compressor and Decompressor of Floating-Point Data Streams to Enhance Memory I/O Bandwidth,” Proceedings of the Data Compression Conference (DCC), pp.416-425, March, 2010.
- Kentaro Sano, Wang Luzhou and Satoru Yamamoto, “Prototype Implementation of Array-Processor Extensible over Multiple FPGAs for Scalable Stencil Computation,” Computer Architecture News Special Issue for the proceedings of the International Workshop on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), Vol.38, No.4, pp.80-86, September, 2010.
- Kazuya Katahira, Kentaro Sano and Satoru Yamamoto, “FPGA-based Lossless Compressors of Floating-Point Data Streams to Enhance Memory Bandwidth,” Proceedings of the International Conference on Application-specific Systems, Architectures and Processors (ASAP), pp.246-253, July, 2010.
- Wang Luzhou, Kentaro Sano and Satoru Yamamoto, “Local-and-Global Stall Mechanism for Systolic Computational-Memory Array on Extensible Multi-FPGA System,” Proceedings of the International Conference on Field-Programmable Technology (ICFPT2010), pp.102-109, December, 2010.
- Kentaro Sano, Yoshiaki Hatsuda and Satoru Yamamoto, “Scalable Streaming-Array of Simple Soft-Processors for Stencil Computations with Constant Memory-Bandwidth,” Proceedings of the 19th Annual IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM2011), pp.234-241, May, 2011.
- Kentaro Sano, Yoshiaki Hatsuda and Satoru Yamamoto, “Domain-Specific Programmable Design of Scalable Streaming-Array for Power-Efficient Stencil Computation,” Computer Architecture News Special Issue for the proceedings of the International Workshop on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), Vol.39, No.4, pp.44-49, September, 2011.
- Kentaro Sano, “SW and HW Co-design of Connect6 Accelerator with Scalable Streaming Cores,” Proceedings of the International Conference on Field-Programmable Technology (ICFPT2011), pp.1-4, DOI:10.1109/FPT.2011.6132725, December, 2011.
- Wang Luzhou, Kentaro Sano and Satoru Yamamoto, “Domain-Specific Language and Compiler for Stencil Computation on FPGA-based Systolic Computational-Memory Array,” LNCS Reconfigurable Computing: Architectures, Tools, and Applications, Vol.7199, pp.26-39, March, 2012.
- Kentaro Sano and Yoshiaki Kono, “FPGA-based Connect6 Solver with Hardware-Accelerated Move Refinement,” Computer Architecture News Special Issue for the proceedings of the International Workshop on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), Vol.40, No.5, pp.4-9, 2012. [BEST PAPER AWARD]
- Tomohiro Ueno, Yoshiaki Kono, Kentaro Sano and Satoru Yamamoto, “FPGA-based Implementation of Compact Compressor and Decompressor of Floating-Point Data-Stream for Bandwidth Reduction,” Proceedings of the 2012 International Conference on Engineering of Reconfigurable Systems and Algorithms (ERSA’12), pp.119-126, July, 2012. [DISTINGUISHED PAPER]
- Yoshiaki Kono, Kentaro Sano and Satoru Yamamoto, “Scalability Analysis of Tightly-Coupled FPGA-Cluster for Lattice Boltzmann Computation,” Proceedings of the 22nd International Conference on Field-Programmable Logic and Applications (FPL2012), USB proceedings (paper# W3B1, 8 pages), August, 2012.
- Tomohiro Ueno, Yoshiaki Kono, Kentaro Sano and Satoru Yamamoto “Parameterized Design and Evaluation of Bandwidth Compressor for Floating-Point Data Streams in FPGA-based Custom Computing,” LNCS Reconfigurable Computing: Architectures, Tools, and Applications, Vol.7806, pp.90-102, March, 2013.
- Kentaro Sano, Yoshiaki Kono, Hayato Suzuki, Ryotaro Chiba, Ryo Ito, Tomohiro Ueno, Kyo Koizumi, and Satoru Yamamoto, “Efficient Custom Computing of Fully-Streamed Lattice Boltzmann Method on Tightly-Coupled FPGA Cluster,” Computer Architecture News Special Issue for the proceedings of the International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), Vol.41, No.5, pp.47-52, DOI:10.1145/2641361.2641369, 2013.
- Kentaro Sano, Yoshiaki Hatsuda and Satoru Yamamoto, “Multi-FPGA Accelerator for Scalable Stencil Computation with Constant Memory-Bandwidth,” IEEE Transactions on Parallel and Distributed Systems (TPDS), Vol.25, No.3, pp.695-705 (and 7-page supplementary document), DOI:10.1109/TPDS.2013.51, March 2014.
- Tomohiro Ueno, Ryo Ito, Kentaro Sano, and Satoru Yamamoto, “Bandwidth Compression of Multiple Numerical DataStreams for High Performance Custom Computing,” Proceedings of the International Conference on Application-specific Systems, Architectures and Processors (ASAP), pp.190-191, DOI:10.1109/ASAP.2014.6868660, June, 2014.
- Kar Foo Chong, Kentaro Sano, and Bee Ling Tan, “Design Partitioning Optimization and Context Storages Selection for Cost Efficient FPGA Application with Partial Reconfiguration Technologies,” Proceedings of the International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), pp.107-110, June, 2014.
- Kentaro Sano, Ryotaro Chiba, Tomoya Ueno, Hayato Suzuki, Ryo Ito, and Satoru Yamamoto, “FPGA-based Custom Computing Architecture for Large-Scale Fluid Simulation with Building Cube Method,” Computer Architecture News Special Issue for the proceedings of the International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), Vol.42, No.4, pp.45-50, DOI:10.1145/2693714.2693723, September, 2014.
- Kentaro Sano, Hayato Suzuki, Ryo Ito, Tomohiro Ueno, and Satoru Yamamoto, “Stream Processor Generator for HPC to Embedded Applications on FPGA-based System Platform,” Proceedings of the First International Workshop on FPGAs for Software Programmers (FSP 2014), pp.43-48, arXiv:1408.5386, August, 2014.
- Kentaro Sano, Fumiya Kono, Naohito Nakasato, Alexander Vazhenin, and Stanislav Sedukhin, “Stream Computation of Shallow Water Equation Solver for FPGA-based 1D Tsunami Simulation,” Proceedings of the International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), Vol.43, No.4, pp.82-87, DOI:10.1145/2927964.2927979, September, 2015.
- Kentaro Sano, “DSL-based Design Space Exploration for Temporal and Spatial Parallelism of Custom Stream Computing,” Proceedings of the Second International Workshop on FPGAs for Software Programmers (FSP 2015), pp.29-34, arXiv:1509.00040, September, 2015.
- 上野 知洋, 佐野 健太郎, 山本 悟, “予測残差長の量子化を用いた可逆データ圧縮ハードウェアの性能評価,” ハイパフォーマンスコンピューティングと計算科学シンポジウム(HPCS2016)論文集, pp.88-96, June 7, 2016.
- Kohei Nagasu, Kentaro Sano, Fumiya Kono, Naohito Nakasato, Alexander Vazhenin and Stanislav Sedukhin, “Parallelism for High-Performance Tsunami Simulation with FPGA: Spatial or Temporal?” Proceedings of the 19th Annual IEEE Symposium on Field-Programmable Custom Computing Machines (FCCM2016), poster paper #36 (1 page), May, 2016.
- Daichi Tanaka, Tomoya Ueno, Kentaro Sano, and Satoru Yamamoto, “Performance Evaluation of Inter-Cube Data Exchange in FPGA-based Fluid Simulation with Building Cube Method,” Proceedings of the International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), pp.57-60, July, 2016.
- Kohei Nagasu, Kentaro Sano, Fumiya Kono, and Naohito Nakasato, “FPGA-based Tsunami Simulation: Performance Comparison with GPUs, and Roofline Model for Scalability Analysis,” Journal of Parallel and Distributed Computing, Vol.106, pp.153-169, DOI:10.1016/j.jpdc.2016.12.015, 2017.
- Tomohiro Ueno, Kentaro Sano, and Satoru Yamamoto, “Memory Bandwidth Compressor for FPGA-based High-Performance Custom Stream Computation,” ACM Transactions on Reconfigurable Technology and Systems (TRETS), Vol.10, No.3, Article No.18, DOI:10.1145/3053688 (22 pages), May, 2017.
- Kentaro Sano and Satoru Yamamoto, “FPGA-based Scalable and Power-Efficient Fluid Simulation using Floating-Point DSP Blocks,” IEEE Transactions on Parallel and Distributed Systems (TPDS), Vol.28, Issue.10, pp.2823-2837, DOI:10.1109/TPDS.2017.2691770, Oct 2017.
- Kentaro Sano, Shin Abiko, and Tomohiro Ueno, “FPGA-based Stream Computing for High-Performance N-Body Simulation using Floating-Point DSP Blocks,” Proceedings of the International Symposium on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART), Article No.16, DOI:10.1145/3120895.3120909 (6 pages), June, 2017.
- Antoniette Mondigo, Tomohiro Ueno, Daichi Tanaka, Kentaro Sano*, and Satoru Yamamoto, “Design and Scalability Analysis of Bandwidth-Compressed Stream Computing with Multiple FPGAs,” Proceedings of the International Symposium on Reconfigurable Communication-centric Systems-on-Chip (ReCoSoC), USB Stick(paper#s4p1, 8 pages), July, 2017.
- Tomohiro Ueno*, Kentaro Sano, and Takashi Furusawa, “Performance Analysis of Hardware-Based Numerical Data Compression on Various Data Formats,” Proceedings of the Data Compression Conference (DCC), pp.345-354, DOI:10.1109/DCC.2018.00043, March, 2018.
To find more, visit RESEARCH GATE. |
Invited Papers
招待論文等 |
- 千葉 諒太郎, 高野 芳彰, 佐野 健太郎, 山本 悟, 佐々木大輔, 中橋和博, “ビルディングキューブ法に基づく非圧縮性流体専用計算機の性能見積もり,” 流体力学会 ながれ (特集 注目研究 in CFD26), Vol.32, No.2, pp.117-121, April, 2013. (in Japanese, invited)
- Kentaro Sano, “FPGA-based Custom Computing : A Challenge to Architectural Exploration,” Proceedings of the 6th International Workshop on Advances in Networking and Computing (WANC), pp.122–127, 2015. (in English, invited keynote paper)
- 上野友也, 田中大智, 佐野 健太郎, 山本 悟, “FPGAによる流体専用並列計算ハードウェアの試作実装と性能評価,” 流体力学会 ながれ (特集 注目研究 in CFD29), Vol.35, No.2, pp.97-104, April, 2016. (in Japanese, invited)
- 渡邊 実, 佐野 健太郎, 高前田 伸也, 三好 健文, 中條 拓伯, “FPGA ハードウエア・アクセラレーション向け日の丸高位合成ツール,” 電子情報通信学会 通信ソサイエティ 論文誌, Vol.J100-B, no.1, pp.1-10, 2017. [pdf] (in Japanese, invited)
|
Papers with
(abstract review)
参考論文
(アブストラクト査読付学術論文, 査読無 国際会議論文) |
- Clecio Donizete Lima, Kentaro Sano, Progyna Khondkar and Tadao Nakamura, “Hybrid Parallel Machines,” Proceedings of the 2nd International Conference on Information Technology and Applications(ICITA2004), CDROM, January, 2004.
- Mutsuo Ito, Ryusuke Egawa, Kentaro Sano, Kenichi Suzuki and Tadao Nakamura, “Simulating Fine-Grain Thermal Behaviors on VLSIs,” Proceedings of the International Workshops on Thermal Investigations of ICs and Systems (THERMINIC2004), pp.63–68, September, 2004.
- Kentaro Sano, Takanori Iizuka and Satoru Yamamoto, “Massively Parallel Processor based on Systolic Architecture for High-Performance Computation of Difference Schemes,” Proceedings of the International Conference on Parallel Computational Fluid Dynamics (ParCFD2006), pp.174–177, May, 2006.
- Kentaro Sano, Takanori Iizuka and Satoru Yamamoto, “Array-based Custom Computing Machine for High-Performance Computational Fluid Dynamics,” Proceedings of the 3rd International Symposium on Transdisciplinary Fluid Integration (TFI2006), 33–34, June, 2006.
- Kentaro Sano, Syoichiro Sato, Yasuhiro Sasao and Satoru Yamamoto, “Hybrid Parallel Computation for LU-SGS Implicit Time Integration,” Proceedings of the International Conference on Parallel Computational Fluid Dynamics (ParCFD2007), CDROM(paper#040, 5 pages), May, 2007.
- Kentaro Sano, Oskar Mencer and Wayne Luk, “FPGA-based Acceleration of the Lattice Boltzmann Method,” Proceedings of the International Conference on Parallel Computational Fluid Dynamics (ParCFD2007), CDROM(paper#041, 5 pages), May, 2007.
- Satoru Yamamoto, Yasuhito Sasao, Shoichiro Sato and Kentaro Sano, “Parallel-Implicit Computation of Three-dimensional Multistage Stator-Rotor Cascade Flows with Condensation,” Proceedings of the 18th AIAA Computational Fluid Dynamics Conference, CDROM(paper#4460, 7 pages), June, 2007.
- Satoru Yamamoto, Yasuhito Sasao, Kentaro Sano, Hiroshi Satsuki, Kouichi Ishizaka and Hiroharu Ooyama, “Parallel Computation of Condensate Flows through 2-D and 3-D Multistage Turbine Cascades,” Proceedings of the International Gas Turbine Congress (IGTC2007), CDROM(paper#IGTC07-ABS-28, 6 pages), December, 2007.
- Kentaro Sano and Satoru Yamamoto, “Interactive Flow Simulation with FPGA-based Acceleration of 2D Lattice Boltzmann Method,” Proceedings of the 5th European Congress Computational Mrthods in Applied Sciences and Engineering (ECCOMAS2008), CDROM proceedings (paper#:a560, 2 pages) July, 2008.
- Kentaro Sano and Luzhou Wang and Yoshiaki Hatsuda and Satoru Yamamoto, “FPGA-based Custom Computing Machines for High-Performance Comptational Fluid Dynamics,” Proceedings of the 5th International Conference on Computational Fluid Dynamics (ICCFD5), pp.347–348, July, 2008.
- Kentaro Sano, Kazuya Katahira and Satoru Yamamoto, “Applying Data-Compression to Enhancing Memory Bandwidth of Custom Computing Machines for Computational Fluid Dynamics,” Proceedings of the 8th Asian Computational Fluid Dynamics Conference (ACFD8), CDROM proceedings (paper#:ACFD0031-T006, 7 pages) January, 2010.
- Takashi Furusawa, Yasuhiro Sasao, Kentaro Sano and Satoru Yamamoto, “Acceleration of Supercritical-fluid Flow Computation using an Accurate Look-up Table of Thermophysical Properties,” Proceedings of the 8th Asian Computational Fluid Dynamics Conference (ACFD8), CDROM proceedings (paper#:ACFD0029-T013, 6 pages) January, 2010.
- Kentaro Sano, Yoshiaki Hatsuda and Satoru Yamamoto, “Performance Evaluation of FPGA-based Custom Accelerators for Iterative Linear-Equation Solvers,” Proceedings of the 20th AIAA Computational Fluid Dynamics Conference, to be published, June, 2011.
- 高野 芳彰, 佐野 健太郎, 山本 悟, “高性能格子ボルツマン計算のためのマルチFPGAアクセラレータの性能見積もり,” 先進的計算基盤システムシンポジウムSACSIS2011論文集, pp.268 (ポスタ論文), 2011.
- Kentaro Sano, Ryo Ito, Hayato Suzuki and Yoshiaki Kono, “Parallel and Scalable Custom Computing for Real-Time Fluid Simulation on a Cluster Node with Four Tightly-Coupled FPGAs,” Proceedings of the 23rd International Conference on Field-Programmable Logic and Applications (FPL2013), USB proceedings (paper#:DS_7, 1 page), September, 2013.
- Kentaro Sano, “Interconnection Network: Design Space Exploration of Network for Supercomputers,” Proceedings of the Workshop on Sustained Simulation Performance (WSSP2014), pp.151-161 (DOI 10.1007/978-3-319-10626-7), 2014. 査読無
- Kentaro Sano, “FPGA-based Custom Computing Accelerator for Computational Fluid Dynamics based on Lattice Boltzmann Method,” Proceedings of the Workshop on Sustained Simulation Performance (WSSP2014), pp.187-201 (DOI 10.1007/978-3-319-10626-7), 2014. 査読無
- Tomohiro Ueno, Kentaro Sano, and Satoru Yamamoto, “Area Efficient Memory Bandwidth Compressor for Stream Computation on FPGAs,” Proceeding of IEEE Symposium on Low-Power and High-Speed Chips (COOL Chips XVIII), poster#21 (1 page), 2015. アブストラクト査読
- Fumiya Kono, Naohito Nakasato, Alexander Vazhenin, Stanislav Sedukhin, Kensaku Hayashi, Kohei Nagasu, and Kentaro Sano, “Parallelization of Tsunami Simulation based on MOST on Various Architectures,” Proceedings of the International Conference for High-Performance Computing, Networking, Storage and Analysis (SC15), No.post211s1, 2015. アブストラクト査読
- Kohei Nagasu, Kentaro Sano, Fumiya Kono, Naohito Nakasato, “Performance and Power Evaluation of FPGA-based Tsunami Simulator using Floating-Point DSPs,” Proceeding of IEEE Symposium on Low-Power and High-Speed Chips (COOL Chips XIX), poster paper#17 (2 page), 2016. アブストラクト査読 [BEST POSTER AWARD]
- Takashi Furusawa, Ryo Anan, Kentaro Sano and Satoru Yamamoto, “Acceleration of Supercritical-fluid Flow Computation using a Partial Refined Look-up Table,” Proceedings of the 9th Asian Computational Fluid Dynamics Conference (ACFD9), CDROM proceedings (paper#:ACFD0029-T013, 6 pages), October, 2012.
- Tomohiro Ueno, Kentaro Sano, and Satoru Yamamoto, “Performance Improvement of FPGA-Based Stream Computing by Bandwidth Compressor,” Proceeding of IEEE Symposium on Low-Power and High-Speed Chips (COOL Chips XIX), poster paper#21 (2 page), 2016. アブストラクト査読
- Kohei Nagasu, Kentaro Sano, Fumiya Kono, and Naohito Nakasato, “Tsunami Simulation Accelerator Exploiting Fine and Coarse-Grain Parallelism with FPGA,” Proceedings of the International Conference on Parallel Computational Fluid Dynamics (ParCFD2016), pp.60-61, May 12, 2016. アブストラクト査読
- Kentaro Sano, Tomohiro Ueno, Daichi Tanaka, and Satoru Yamamoto, “High-Performance Fluid Simulation using Multiple FPGAs with Bandwidth-Compressed Links,” Proceedings of Second International Workshop on Heterogeneous High-Performance Reconfigurable Computing (H2RC’16) in conjunction with SC16, online(1 page), November, 2016. アブストラクト査読
- Antoniette Mondigo, Tomohiro Ueno, Daichi Tanaka, Kentaro Sano, and Satoru Yamamoto, “High-Performance Scalable Stream Computing with Multiple FPGAs,” 2017年ハイパフォーマンスコンピューティングと計算科学シンポジウム予稿集 (HPCS2017), poster paper#P4-4 (1 page), June 5-6, 2017. アブストラクト査読
|
Domestic Symposium Papers/Presentations
(no review)
国内参考論文・発表
(査読無) |
- 佐野 健太郎, 北島 宏之, 小林 広明, 中村 維男, “ボリュームレンダリングのための並列画像合成法,” 情報処理学会東北支部研究会, 1996. (in Japanese)
- 佐野 健太郎, 北島 宏之, 小林 広明, 中村 維男, “データ並列ボリュームレンダリングのためのボリューム適応分割手法,” 情報処理学会HPC研究会資料, Vol.73, No.2, pp.7–12, 1998. (in Japanese)
- 木村 芳則, 佐野 健太郎, 北島 宏之, 小林 広明, 中村 維男, “ボリュームレンダリングを用いた仮想現実システムに関する一検討,” 電気関係学会東北支部連合大会論文集, p.236, 1998. (in Japanese)
- 杉山 潤, 帰山 芳行, 斉田 泰昌, 佐野 健太郎, 鈴木 健一, 中田 武男, 大庭 信之, 小林 広明, 中村 維男, “3DCGiRAMシステムアーキテクチャに基づくレイトレーシングボード,” 第4回システムLSI琵琶湖ワークショップ論文集, pp.279–282, November, 2000. (in Japanese)
- 佐野 健太郎, 滝沢 寛之, 中島 平, 小林 広明, 中村 維男, “ベクトル量子化圧縮ボリュームレンダリング,” 電子画像処理学会ビジュアルコンピューティングワークショップ2001盛岡, October, 2001. (in Japanese)
- 斎田 泰昌, 島倉 孝満, 佐野 健太郎, 鈴木 健一, 中田 武男, 大庭 信之, 小林 広明, 中村 維男, “3DCGiRAMのマイクロアーキテクチャ,” 第5回システムLSIワークショップ講演資料集, pp.303–306, November, 2001. (in Japanese)
- 島倉 孝満, 斉田 泰昌, 佐野 健太郎, 鈴木 健一 , 中田 武男, 大庭 信之, 小林 広明, 中村 維男, “レイトレーシングハードウェアのための交差判定器の計算精度に関する一考察,” 電子情報通信学会ソサイエティ大会論文集, August, 2001. (in Japanese)
- 佐藤 幸紀, Clecio Donizete Lima, 佐野 健太郎, 北島 宏之, 小林 広明, 中村 維男, “配線遅延を考慮したマルチスレッド方式マイクロプロセッサの分岐処理に関する研究,” 電気関係学会東北支部連合大会, p.256, August, 2001. (in Japanese)
- 百瀬 真太郎, 佐野 健太郎, 滝沢 寛之, 中島 平, Clecio Donizete Lima, 小林 広明, 中村 維男, “ベクトル量子化のためのコードブック生成並列処理に関する研究,” 並列/分散/協調処理に関する「湯布院」サマーワークショップ情報処理学会HPC研究会資料, Vol.2002, No.80, pp.67–72, August, 2002. (in Japanese)
- 百瀬 真太郎, 佐野 健太郎, 滝沢 寛之, 中島 平, Clecio Donizete Lima, 小林 広明, 中村 維男, “ベクトル量子化のための並列コードブック生成アルゴリズムの性能評価,” 東北大学情報シナジーセンター年報(第1回情報シナジー研究会特集号), Vol.2003, No.2, pp.33–42, February, 2003. (in Japanese)
- 百瀬 真太郎, 佐野 健太郎, 滝沢 寛之, 中島 平, 小林 広明, 中村 維男, “ベクトル量子化用コードブック生成のための並列弱肉強食アルゴリズムの性能解析,” 電子情報通信学会ニューロコンピューティング研究会 信学技法, Vol.103, No.92, pp.25–30, May, 2003. (in Japanese)
- 高木 知陽, 江川 隆輔, 佐野 健太郎, 中村 維男, “ベクトル量子化のためのコードブック生成専用プロセッサに関する研究,” 電子情報通信学会ニューロコンピューティング研究会 信学技法, Vol.103 No.92, pp.31–36, May, 2003. (in Japanese)
- 高木 知陽, 江川 隆輔, 佐野 健太郎, 鈴木 健一, 中村 維男, “MMPDCLアルゴリズムに基づくコードブック生成専用プロセッサ,” 情報処理学会東北支部研究会, pp.47–50, November, 2003. (in Japanese)
- 小松 一彦, 佐野 健太郎, 鈴木 健一, 中村 維男, “ボリュームデータセグメンテーションの高速処理方式,” 情報処理学会東北支部研究会, pp.43–46, November, 2003. (in Japanese)
- 瀧澤 靖明and 滝沢 寛之, 佐野 健太郎, 小林 広明, 中村 維男, “グリッド用動的資源管理のためのP2Pネットワークに関する一検討,” 情報処理学会東北支部研究会, pp.51–54, November, 2003. (in Japanese)
- 高木 知陽, 佐野 健太郎, 鈴木 健一, 中村 維男, “MMPDCLアルゴリズムに基づくコードブック生成専用プロセッサ,” デザインガイア2004講演論文集, Vol.2004-ARC-160, No.14, pp.77–82, December, 2004. (in Japanese)
- 伊藤 睦夫, 佐野 健太郎, 鈴木 健一, 中村 維男, “VLSIにおける細粒度熱解析の一手法,” 情報処理学会東北支部研究会, March, 2004. (in Japanese)
- 上石 大介, 佐藤 幸紀, 佐野 健太郎, 鈴木 健一, 中村 維男, “ループ反復間のデータ依存の解析,” 情報処理学会東北支部研究会, March, 2004. (in Japanese)
- 飯塚 尊則, 佐野 健太郎, 山本 悟, “FPGAによる数値流体力学専用計算機,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.106, No.50, pp.13–19, May, 2006. (in Japanese)
- 佐藤 昭一郎, 佐野 健太郎, 笹尾 泰洋, 山本 悟, “LU-SGS時間積分のOpenMPとMPIによる複合並列計算方式の評価,” 第20回数値流体力学シンポジウム講演論文集, CDROM(paper No. E3-1, 4 pages), December, 2006. (in Japanese)
- 飯塚 尊則, 佐野 健太郎, 笹尾 泰洋, 山本 悟, “FPGAによる数値流体力学専用計算機の提案,” 第20回数値流体力学シンポジウム講演論文集, CDROM(paper No. E3-3, 6 pages), December, 2006. (in Japanese)
- 王 陸洲, 佐野 健太郎, 山本 悟, “FPGAによる数値流体力学専用超並列アレイプロセッサの試作と評価,” 第11回システムLSIワークショップ講演資料集, pp.260–262, November, 2007. (in Japanese)
- 佐野 健太郎, 王 陸洲, 初田 義明, 山本 悟, “FPGAによる数値流体力学専用計算の設計と評価,” 第21回数値流体力学シンポジウム講演論文集, CDROM(paper No. G6-2, 4 pages), December, 2007. (in Japanese)
- 佐野 健太郎, 王 陸洲, 初田 義明, 山本 悟, “アレイ構造に基づく差分法専用計算機のFPGA実装,” 第13回日本計算工学講演会論文集, Vol.13, No.2, pp.683–686, May, 2008. (in Japanese)
- 王 陸洲, 佐野 健太郎, 初田 義明, 山本 悟, “高性能差分法計算のためのFPGAアレイにおけるFPGA間通信機構の検討,” 電子情報通信学会技術研究報告 (デザインガイア2008講演論文集), Vol.108, No.300, pp.45–48, November, 2008. (in Japanese)
- 佐野 健太郎, 山本 悟, “数値流体力学専用計算機における実効メモリ帯域向上に関する一考察,” 第22回数値流体力学シンポジウム講演論文集, CDROM(paper No. B2-2, 3 pages), December, 2008. (in Japanese)
- 王 陸洲, 佐野 健太郎, 初田 義明, 山本 悟, “差分法に対するアレイ型専用計算機のスケーラビリティに関する一考察,” 第22回数値流体力学シンポジウム講演論文集, CDROM(paper No. B2-1, 2 pages), December, 2008. (in Japanese)
- 佐野 健太郎, 片平 和也, 山本 悟, “FPGAを用いた浮動小数点データストリーム高速圧縮のためのアルゴリズムの検討,” 第37回可視化情報シンポジウム講演論文集, Vol.29, No.1, pp.49-54, July, 2009. (in Japanese)
- 佐野 健太郎, 初田 義明, 大坪 靖周, 山本 悟, “FPGAによるHPCのためのストリーム計算に関する一検討 – 2次元ヤコビ法のためのスケーラブルパイプラインモジュールの設計と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.109, No.198, pp.113-118, September, 2009 (in Japanese)
- 佐野 健太郎, “FPGAと高性能数値計算,” 日本機械学会2009年度年次大会講演資料集(先端技術フォーラム), pp.135-136, September, 2009. (in Japanese)
- 初田 義明, 佐野 健太郎, 山本 悟, “反復解法のストリーム実行のためのパイプライン型専用計算機に関する一検討,” 第23回数値流体力学シンポジウム講演論文集, CDROM(paper No. E3-1, 5 pages), December, 2009. (in Japanese)
- 片平 和也, 佐野 健太郎, 山本 悟, “数値データ圧縮ハードウェアによる格子ボルツマン法専用計算機のメモリ帯域向上に関する一考察,” 第23回数値流体力学シンポジウム講演論文集, CDROM(paper No. E3-2, 5 pages), December, 2009. (in Japanese)
- 王 陸洲, 佐野 健太郎, 山本 悟, “複数FPGA上で動作するスケーラブルアレイプロセッサのためのGALS設計,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.110, No.32, pp.69-74, May, 2010. (in Japanese)
- 佐野 健太郎, 片平 和也, 山本 悟, “メモリ帯域向上のための浮動小数点データストリームロスレス圧縮ハードウェア,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.110, No.204, pp.37-42, September, 2010. (in Japanese)
- 佐野 健太郎, 初田 義明, 金澤 彗, 山本 悟, “低帯域メモリで高性能反復計算を実現するスケーラブルカスタムパイプラインアクセラレータ,” 第24回数値流体力学シンポジウム講演論文集, CDROM(paper No. B1-3, 5 pages), December, 2010. (in Japanese)
- 片平 和也, 佐野 健太郎, 山本 悟, “,格子ボルツマン法専用計算機に用いる数値データ圧縮ハードウェアの設計と評価” 第24回数値流体力学シンポジウム講演論文集, CDROM(paper No. B1-4, 6 pages), December, 2010. (in Japanese)
- 王 陸洲, 佐野 健太郎, 山本 悟, “差分法に基づく数値シミュレーション高速化のための大規模FPGAアレイ,” 第24回数値流体力学シンポジウム講演論文集, CDROM(paper No. B1-5, 4 pages), December, 2010. (in Japanese)
- 佐野 健太郎, 片平 和也, 山本 悟, “浮動小数点データ圧縮ハードウェアのための複数ストリーム符号化方式,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.110, No.362, pp.111-116, January, 2011. (in Japanese)
- 佐野 健太郎, 初田 義明, 高野 芳彰, 山本 悟, “低メモリ帯域で高性能ステンシル計算を実現するスケーラブルストリーミングアレイの試作と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.111, No.31, pp.79-84, May, 2011. (in Japanese)
- 上野 知洋, 高野 芳彰, 佐野 健太郎, 山本 悟, “浮動小数点データストリーム圧縮ハードウェアの試作実装と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.112, No.70, pp.37-42, May, 2012. (in Japanese)
- 高野 芳彰, 佐野 健太郎, 千葉 諒太郎, 山本 悟, “格子ボルツマン法による流体計算に対する密結合FPGAクラスタのスケーラビリティ評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.112, No.70, pp.55-60, May, 2012. (in Japanese)
- 佐野 健太郎, 高野 芳彰, 鈴木 隼人, 千葉 諒太郎, 山本 悟, “密結合FPGAクラスタの試作と格子ボルツマン計算の実装,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.112, No.203, pp.95-100, September, 2012. (in Japanese)
- 千葉 諒太郎, 高野 芳彰, 佐野 健太郎, 山本 悟, 佐々木 大輔, 中橋 和博, “ビルディングキューブ法に基づく非圧縮性流体専用計算機の性能見積もり,” 第26回数値流体力学シンポジウム講演論文集, USB(paper No. A09-1, 4 pages), December, 2012. (in Japanese)
- 高野 芳彰, 千葉 諒太郎, 鈴木隼人, 佐野 健太郎, 山本 悟, “格子ボルツマン法専用計算機のためのストリーム計算手法,” 第26回数値流体力学シンポジウム講演論文集, USB(paper No. A09-2, 4 pages), December, 2012. (in Japanese)
- 上野 知洋, 高野 芳彰, 佐野 健太郎, 山本 悟, “数値データストリーム圧縮ハードウェアの性能評価,” 第26回数値流体力学シンポジウム講演論文集, USB(paper No. A09-4, 4 pages), December, 2012. (in Japanese)
- 高野 芳彰, 鈴木隼人, 千葉 諒太郎, 佐野 健太郎, 山本 悟, “FPGAクラスタによる格子ボルツマン法専用計算機の実装と性能評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.112, No.377, pp.165-170, January, 2013. (in Japanese)
- 上野 知洋, 高野 芳彰, 佐野 健太郎, 山本 悟, “異なるビット幅を扱う浮動小数点データストリーム圧縮ハードウェアの性能評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.112, No.377, pp.19-24, January, 2013. (in Japanese)
- 鈴木 隼人, 高野 芳彰, 千葉 諒太郎, 佐野 健太郎, 山本 悟, “密結合FPGAクラスタによる格子ボルツマン専用計算機の設計と実装,” 情報処理学会全国大会講演予稿集, pp.1-127-1-128, March, 2013 (in Japanese)
- 千葉 諒太郎, 高野 芳彰, 佐野 健太郎, 山本 悟, 佐々木 大輔, 中橋 和博, “ビルディングキューブ法に基づく非圧縮性流体計算の専用計算機アーキテクチャに関する一考察,” 情報処理学会全国大会講演予稿集, pp.1-129-1-130, March, 2013 (in Japanese)
- 上野 知洋, 高野 芳彰, 佐野 健太郎, 山本 悟, “複数データストリームの帯域向上のための圧縮ハードウェアの実装と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.113, No.52, pp.13-18, May, 2013. (in Japanese)
- 千葉 諒太郎, 鈴木隼人, 伊藤涼, 佐野 健太郎, 山本 悟, “フラクショナルステップ法に基づく非圧縮性流体計算専用ストリームプロセッサの設計と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.113, No.221, pp.13-18, May, 2013. (in Japanese)
- 伊藤涼, 鈴木隼人, 千葉 諒太郎, 佐野 健太郎, 山本 悟, “密結合FPGAクラスタによる格子ボルツマン法専用流体計算機の性能評価,” 第27回数値流体力学シンポジウム講演論文集, USB(paper No. D06-4, 4 pages), December, 2013. (in Japanese)
- 千葉 諒太郎, 鈴木隼人, 伊藤涼, 佐野 健太郎, 山本 悟, “フラクショナルステップ法に基づく非圧縮性流体計算専用ストリームプロセッサの設計と評価,” 第27回数値流体力学シンポジウム講演論文集, USB(paper No. D06-3, 6 pages), December, 2013. (in Japanese)
- 伊藤涼, 鈴木隼人, 千葉 諒太郎, 佐野 健太郎, 山本 悟, “ストリーム計算のための高位合成コンパイラの設計と実装,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.113, No.418, pp.1-6, Jan, 2014. (in Japanese)
- 上野 知洋, 伊藤涼, 佐野 健太郎, 山本 悟, “複数ストリームのための帯域圧縮ハードウェアの実装と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.113, No.418, pp.131-136, Jan, 2014. (in Japanese)
- 伊藤涼, 鈴木隼人, 上野 知洋, 佐野 健太郎, 山本 悟, “ストリームプロセッサ自動生成コンパイラの開発と格子ボルツマン法専用計算コアへの適用,” 第28回数値流体力学シンポジウム講演論文集, USB(paper No. E07-1, 4 pages), December, 2014. (in Japanese)
- 上野 知洋, 伊藤涼, 佐野 健太郎, 山本 悟, “予測残差長の偏りを利用した小面積帯域圧縮ハードウェアの提案,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.114, No.426, pp.73-78, Jan, 2015. (in Japanese)
- 上野友也, 上野 知洋, 佐野 健太郎, 山本 悟, “ビルディングキューブ法に基づく流体専用計算機のキューブ間データ交換に関する一考察,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.114, No.426, pp.79-84, Jan, 2015. (in Japanese)
- 佐野 健太郎, 伊藤涼, 菅原啓介, 山本 悟, “階層的モジュール設計を可能とするストリーム計算コア高位合成コンパイラ,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.114, No.428, pp.79-84, Jun, 2015. (in Japanese)
- 佐野 健太郎, 河野郁也, 中里直人, Alexander Vazhenin, Stanislav Sedukhin, “FPGA による津波シミュレーションの専用ストリーム計算ハードウェアと性能評価,” 第149回ハイパフォーマンスコンピューティング研究発表会 情報処理学会研究報告, Vol.HPC149, No.5, Paper No.005 (7 pages), Jun, 2015. (in Japanese) [情報処理学会 山下記念研究賞]
- 上野 知洋, 佐野 健太郎, 山本 悟, “メモリ帯域圧縮ハードウェアを用いた数値計算の高性能化,” 第151回ハイパフォーマンスコンピューティング研究発表会 情報処理学会研究報告, Vol.HPC151, No.10, Paper No.010 (8 pages), Sep, 2015. (in Japanese)
- 山科和史, 大川猛, 佐野 健太郎, 長洲航平, 田中大智, 大津金光, 横田隆史, “ROS準拠FPGAコンポーネントを用いた遠隔制御ロボットカー,” 電子情報通信学会コンピュータシステム研究会 信学技法, Vol.2015-ARC-217, No.15, pp.1-1, Oct, 2015. (in Japanese)
- 上野友也, 田中大智, 佐野 健太郎, 山本 悟, “FPGAによる流体専用並列計算ハードウェアの試作実装と性能評価,” 第29回数値流体力学シンポジウム講演論文集, CDROM(paper No. B09-2, 2 pages), Dec 17, 2015. (in Japanese)
- 長州航平, 佐野 健太郎, 河野郁也, 中里直人, “FPGAによる津波シミュレーション専用計算機の開発,” 第29回数値流体力学シンポジウム講演論文集, CDROM(paper No. B09-3, 4 pages), Dec 17, 2015. (in Japanese)
- 上野 知洋, 佐野 健太郎, 山本 悟, “帯域圧縮による数値計算ハードウェアの高速化,” 第29回数値流体力学シンポジウム講演論文集, CDROM(paper No. B09-4, 1 page), Dec 17, 2015. (in Japanese)
- 長州航平, 佐野 健太郎, 河野郁也, 中里直人, “ストリーム計算ハードウェアコンパイラSPGenを用いたFPGA津波シミュレータの開発,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.115, No.400, pp.131-136, Jan, 2016. (in Japanese) [情報処理学会 コンピュータサイエンス領域奨励賞]
- 田中大智, 佐野 健太郎, 山本 悟, “FPGAによる流体専用並列計算機の実効メモリ帯域と計算性能評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.116, No.53, pp.41-46, May, 2016. (in Japanese)
- 長州航平, 佐野 健太郎, “津波シミュレーション専用計算機のルーフラインモデルと次世代FPGA の性能評価,” 第214回システム・アーキテクチャ研究発表会 情報処理学会研究報告, Vol.2016-ARC-222, No.13 (2 pages), Oct, 2016. (in Japanese)
- 田中大智, 佐野 健太郎, 山本 悟, “ビルディングキューブ法に基づく流体専用計算機におけるFPGA間直接通信と性能見積もり,” 第30回数値流体力学シンポジウム講演論文集, CDROM(paper No. D10-2, 2 pages), Dec 14, 2016. (in Japanese)
- 長州航平, 佐野 健太郎, “浮動小数点DSPブロックを搭載したFPGAによる津波シミュレーションアクセラレータの性能評価,” 第30回数値流体力学シンポジウム講演論文集, CDROM(paper No. D10-3, 2 pages), Dec 14, 2016. (in Japanese)
- 上野 知洋, 佐野 健太郎, 山本 悟, “複数FPGAによる並列流体計算と帯域圧縮通信による性能向上,” 第30回数値流体力学シンポジウム講演論文集, CDROM(paper No. D10-4, 2 page), Dec 14, 2016. (in Japanese)
- 安孫子 愼, 佐野健太郎, 上野 知洋, “浮動小数点DSP搭載FPGAを利用したストリーム計算に基づく高性能多体問題シミュレーション専用計算機,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.117, No.46, pp.87-92, May, 2017. (in Japanese)
- 田中 大智, Antoniette Mondigo, 佐野 健太郎, 山本 悟, “密結合FPGAクラスタによる並列流体計算の通信性能評価,” 第31回数値流体力学シンポジウム講演論文集, CDROM(paper No. C01-3, 1 page), Dec 12, 2017. (in Japanese)
- 長州 航平, 佐野 健太郎, 山本 悟, “FPGAを利用した津波シミュレーション専用計算機の資源割当て最適化と性能評価,” 第31回数値流体力学シンポジウム講演論文集, CDROM(paper No. C01-2, 1 page), Dec 12, 2017. (in Japanese)
- 安孫子 愼, 長洲 航平, 佐野 健太郎, “ロボット制御アルゴリズムのFPGAによる専用ハードウェア実装と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.117, No.379, pp.59-63, Jan, 2018. (in Japanese)
- 田中 大智, Antoniette Mondigo, 佐野 健太郎, 山本 悟, “密結合FPGAクラスタのための直接網の設計と評価,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.117, No.379, pp.71-76, Jan, 2018. (in Japanese)
- 長洲 航平, 佐野 健太郎, “FPGAによるデータフロー計算機におけるハードウェア資源割当て最適化,” 電子情報通信学会リコンフィギャラブルシステム研究会 信学技法, Vol.117, No.379, pp.145-150, Jan, 2018. (in Japanese)
- 李 珍泌, 上野 知洋, 佐藤 三久, 佐野 健太郎, “FPGA向けストリームプロセッサ生成のためのC言語フロントエンドの開発,” 第163回ハイパフォーマンスコンピューティング研究発表会 情報処理学会研究報告, Vol.HPC163, No.x, Paper No.y (7 pages), Feb, 2018. (in Japanese)
- 鈴木隼人, 高野 芳彰, 千葉 諒太郎, 佐野 健太郎, 山本 悟, “格子ボルツマン法専用計算機の設計とFPGAによる実装,” 第26回数値流体力学シンポジウム講演論文集, USB(paper No. A09-3, 4 pages), December, 2012. (in Japanese)
|
Books, and
Other Documentations
著書・刊行物
総説・解説・
記事・資料等 |
- Oliver Choy, Ray Cheung, Peter Athanas, Kentaro Sano (Eds.), “Reconfigurable Computing: Architectures, Tools and Applications (Proceedings of the 8th International Symposium, ARC2012, Hongkong, China, March 19-23, 2012),” Springer Lecture Notes in Computer Science (LNCS) 7199, 386 pages (DOI 10.1007/978-3-642-28365-9, ISBN 978-3-642-28364-2), December 2011.
- 佐野 健太郎, 高野 芳彰 , “第3章 ソフトウェアとハードウェアを適切に使い分ける – ソフト・コア・プロセッサとアクセラレータ回路の適材適所設計,” CQ出版 ディジタル・デザイン・テクノロジ, No.15, pp.46-64, Nov 1, 2012. (in Japanese)
- Kentaro Sano and Others, “High-Performance Computing Using FPGAs (Chapter of FPGA-based Systolic Computational-Memory Array for Scalable Stencil Computations),” Springer, pp.279-303, DOI:10.1007/978-1-4614-1791-0, 2013.
- 佐野 健太郎, “計算機工学 (1,10,11章),” コロナ社, 174 pages, ISBN978-4-339-02492-0, 2015.
- 佐野 健太郎, “6-3 リコンフィギャラブルシステム,” 電子情報通信学会知識ベース6 群5 編6 章, 3ページ, 2010年1月. (in Japanese)
- 佐野 健太郎, “文部科学省今後のHPC 技術の研究開発に関する研究課題とロードマップ「アーキテクチャ・コンパイラ」部分とりまとめ,” コンピュータアーキテクチャ・コンパイラ・システムソフトウェア作業部会, 2012年2月. (in Japanese)
- 佐野 健太郎, “国際会議報告: Field-Programmable Logic and Applications (FPL),” 電子情報通信学会会誌, p.1121, 2015. (in Japanese)
- 野澤 哲生, “FPGAビッグバン、データ中心時代の主役へ(研究紹介記事),” 日経エレクトロニクス, 2016年1月号, pp.47-63, 2016.
- 天野 英晴(編), 佐野 健太郎他(共著), “FPGAの原理と構成 (6章),” オーム社, 292 pages, ISBN978-4-274-21864-4, 2016.
- 野澤 哲生, “Hot Topics: FPGAが性能でついにGPU超え、2万段超のパイプラインで実現(研究紹介記事),” 日経エレクトロニクス, 2016年6月号, p.21, 2016.
- 松田 省吾, “コンピュータ、ポストムーアに挑む(下)(研究紹介記事),” 日経産業新聞 先端技術面, 2016年7月28日付, p.8, 2016.
- 佐野 健太郎, “ステンシル計算に基づく科学技術シミュレーションのハードウェアアクセラレーション,” 電子情報通信学会会誌2月号 (小特集:FPGAアクセラレーションを用いたアプリケーション実例), Vol.100, No.2, pp.82-86, 2017. (in Japanese)
- 佐野 健太郎, “小型津波スパコン大解剖,” CQ出版 Interface 2017年5月号 スパコン技術研究コーナ, pp.148-154, March, 2017. (in Japanese)
- 佐野 健太郎, “今どきコンピュータ科学計算の基礎知識,” CQ出版 Interface 2017年6月号 スパコン技術研究コーナ, pp.168-173, April, 2017. (in Japanese)
- Kentaro Sano, “Accelerating Simulation of Tsunamis,” Intel Design Solutions (日本語:佐野 健太郎, “津波のシミュレーションの高速化”, デザイン・ソリューション), 4 pages, Mar, 2017.
- Kentaro Sano, Dimitrios Soudris, Michael Huebner, and Pedro C.Diniz (Eds.), “Applied Reconfigurable Computing (Proceedings of the 11th International Symposium, ARC2015, Bochum, Germany, April 13-17, 2015),” Springer Lecture Notes in Computer Science (LNCS) 9040, 557 pages (DOI 10.1007/978-3-319-16214-0, ISBN 978-3-319-16213-3), Janurary 2015.
|
Invited / Keynote Talks
招待講演等 |
- 佐野 健太郎, “適応分割によるデータ並列ボリュームレンダリング,” 第24回超並列計算研究会, 東北大学流体科学研究所, 26 October, 2001. (in Japanese, invited)
- 佐野 健太郎, “大規模データ可視化のためのベクトル量子化に基づくデータ圧縮,” 岩手県立大学ソフトウェア情報学研究科ソフトウェア情報学研究, 岩手県立大学, 5 December, 2002. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる差分法専用計算機: 浮動小数点演算性能の評価,” 東京工業大学学術国際情報センター講演会, 東京工業大学, 11 March, 2008. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる格子ボルツマン法アクセラレータ,” 第9回LBM研究会 招待講義, 京都大学百周年時計台記念館, 30 May, 2008. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる高性能計算,” 先進的計算基盤システムシンポジウム SACSIS2008 チュートリアル, つくば国際会議場, 12 June, 2008. (in Japanese, invited)
- 佐野 健太郎, “HPCとカスタムコンピューティングマシン,” HPCワークショップ金沢2009, ホテル日航金沢, May, 2009. (in Japanese, invited)
- 佐野 健太郎, “FPGAと高性能数値計算,” 日本機械学会2009年度年次大会講演資料集(先端技術フォーラム), 盛岡大学, pp.135-136, September, 2009. (in Japanese, invited)
- 佐野 健太郎, “カスタムコンピューティングマシンによる高性能計算に向けて,” 電子情報通信学会北陸支部講演会, 北陸先端科学技術大学院大学, December, 2009. (in Japanese, invited)
- 佐野 健太郎, “スケーラブルパイプラインアーキテクチャによるステンシル計算と実効メモリ帯域向上のための可逆データ圧縮ハードウェア,” 第1回アクセラレーション技術発表討論会, 日立中央研究所, December, 2009. (in Japanese, invited)
- Kentaro Sano, “Custom Computing with Reconfigurable Technologies for Efficient Acceleration of CFD Kernels,” The 22nd International Conference on Parallel Computational Fluid Dynamics (ParCFD2010), Kaohsiung Taiwan, May 19, 2010. (in English, invited)
- Kentaro Sano, “Custom Computing for Efficient Acceleration of HPC Kernels,” The 1st International Workshop on Highly-Efficient Accelerators and Reconfigurable Technologies (HEART2010), Tsukuba Japan, June 1, 2010. (in English, invited)
- 佐野 健太郎, “リコンフィギャラブルHPCのための密結合FPGAクラスタの開発 ~並列格子ボルツマン計算による試作クラスタの評価~,” 再生可能集積システム時限研究会, 山形大学工学部米沢キャンパス, October, 2012. (in Japanese, invited)
- 佐野 健太郎, “(基調講演)六目並べハードウェアデザインコンテストへの挑戦,” 電子情報通信学会リコンフィギャラブルシステム研究会(高知県民文化センター) 信学技法, Vol.113, No.52, pp.1-6, May, 2013. (in Japanese, invited)
- 佐野 健太郎, “カスタムコンピューティングによる新しい高性能・高効率計算パラダイムの確立を目指して,” 広島市立大学主催・IEEE広島支部共催講演会(広島市立大学 サテライトキャンパス), March 20, 2015. (in Japanese, invited)
- Kentaro Sano, “Domain-Specific Language and Compiler for FPGA-based High-Performance Custom Computing,” The 2nd MSU-TohokuU Joint Workshop, Moscow State University, Moscow, Russia, September 7, 2015. (in English, invited)
- 佐野 健太郎, “半導体技術動向から読み解くFPGAコンピューティングへの期待,” NECソリューションイノベータ講演会(NECソリューションイノベータ金沢センター), December 1, 2015. (in Japanese, invited)
- Kentaro Sano, “(Keynote speech)FPGA-based Custom Computing : A Challenge to Architectural Exploration,” The 6th International Workshop on Advances in Networking and Computing (WANC), Sapporo, Japan, December 11, 2015. (in English, invited)
- 佐野 健太郎, “パネルディスカッション パネリスト,” 「ポストムーアに向けた計算機科学・計算科学の新展開」シンポジウム(東京大学武田先端知ビル), December 22, 2015. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる新しい高性能・高効率計算パラダイムと流体計算応用への取り組み,” 海洋研究開発機構地球情報基盤センター講演会 (海洋研究開発機構横浜研究所), February 8, 2016. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる新しい高性能・高効率計算パラダイムと数値シミュレーション応用への取り組み,” 第一回フォトニクスイノベーション・ビジョンワークショップ (東京大学駒場リサーチキャンパス 先端科学技術研究センター ENEOSホール), February 24, 2016. (in Japanese, invited)
- Kentaro Sano, “Architectural Possibilities of FPGA-based High-Performance Custom Computing,” SIAM Conference on Parallel Processing for Scientific Computing (PP16), Paris, France, April 15, 2016. (in English, invited)
- 佐野 健太郎, “ストリーム計算高位合成コンパイラの開発と浮動小数点演算器搭載FPGAの性能評価,” ハイパフォーマンスコンピューティングと計算科学シンポジウム (HPCS2016) オーガナイズドセッション 「FPGAによるハイパフォーマンスカスタムコンピューティング」 座長:佐野 健太郎 (東北大学片平キャンパスさくらホール), June 6, 2016. (in Japanese, Organizaed session and talk)
- 佐野 健太郎, “FPGAによる津波シミュレーション — GPUを超える高性能計算の手法,” 第8回FPGAエクストリームコンピューティング (FPGAX8), ドワンゴセミナールーム(銀座松竹スクエア13F), August 24, 2016. (in Japanese, invited) 【スライド】
- 佐野 健太郎, “システムワイドデータフローアーキテクチャとFPGAによる高性能計算,” 情報処理学会第15回科学技術フォーラム (FIT2016) 「「ポストムーア時代の計算プラットフォーム」」セッション (富山大学), 併せて 同セッションパネリスト, September 9, 2016. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる高性能計算機システムの開発,” 国立研究開発法人理化学研究所 計算科学研究機構 講演会 (国立研究開発法人理化学研究所 計算科学研究機構 1F レクチャールーム), October 25, 2016. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる津波シミュレーションと最新FPGAの性能評価,” Rebooting Computing勉強会(秋葉原ダイビル18階 日立製作所 Guest Room), October 28, 2016. (in Japanese, invited)
- 佐野 健太郎, “ポストムーア時代のデータフローアーキテクチャとFPGAによる高性能計算,” 第19回イノベーション協創研究会 (日立中央研究所), March 15, 2017. (in Japanese, invited)
- 佐野 健太郎, “ポストムーア時代のデータフローアーキテクチャとFPGAによる高性能計算,” 技術交流会 (日立横浜研究所), May 18, 2017. (in Japanese, invited)
- 佐野 健太郎, “FPGAを用いた高性能計算の可能性とデータフロープログラミング,” 株式会社サムスン日本研究所講演会, Novemver 21, 2017. (in Japanese, invited)
- 佐野 健太郎, “FPGAによる高性能データフロー計算システムの研究開発と数値流体力学計算への応用,” CAE計算環境研究会第10 回シンポジウム (帝京大学霞が関キャンパス), December 4, 2017. (in Japanese, invited)
- 佐野 健太郎, “FPGAを用いた高性能計算の可能性とデータフロープログラミング,” 第17回PCクラスタシンポジウム(秋葉原コンベンションホール), December 15, 2017. (in Japanese, invited)
- Kentaro Sano, “Data-Flow HPC with Custom Hardware on FPGA cluster,” SIAM Conference on Parallel Processing for Scientific Computing (PP18), Waseda University, Tokyo, Japan, March 10, 2018. (in English, invited)
- Kentaro Sano, “Data-Flow Hardware Optimization by Design Space Exploration,” 3rd International Workshop on FPGA for HPC (IWFH), Akihabara, Tokyo, Japan, March 12, 2018. (in English, invited)
- Kentaro Sano, “The Path Toward Reconfigurable High-Performance Computing,” 5th Workshop on Japan-USA Collaboration for Extreme-scale System Software Akihabara, Tokyo, Japan, March 13, 2018. (in English, invited)
- Kentaro Sano, “FPGA-based Data-Flow Computing for Tsunami Simulation,” 8th JLESC (Joint Laboratory on Extreme Scale Computing) Workshop, Barcelona Supercomputing Centre (UPC Campus Nord premises), Barcelona, Spain, April 19, 2018. (in English, invited, plenary talk)
|
|